Kamis, 08 Juni 2023


 1. Jurnal  [kembali]








2. Hardware [kembali]

1. Alat dan Bahan
  • Alat
  1. Panel DL 2203D 
  2. Panel DL 2203C 
  3. Panel DL 2203S 
        4. Jumper
        5. Switch (SW-SPDT)
Gambar Switch


            6. Logicprobe atau LED
Gambar Logic Probe

            7. J-K Flip-Flop (74LS112)

    JK flip-flop digunakan sebagai komponen dasar suatu counter atau pencacah naik (up counter) ataupun pencacah turun (down counter). Counter (rangkaian logika sekuensial yang dibentuk dari flip-flop.


2. Rangkaian

  • Sebelum diruning
  • Setelah diruning 


3. Prinsip Kerja Rangkaian

Pada percobaan digunakan IC J-K flip flop, lalu dimodifikasi untuk diubah menjadi T flip flop. Untuk mengaktifkan R dan S pada J-K flip flop adalah aktif LOW, sehingga aktif saat diberikan logika 0.Lalu kaki J dan K terhubung ke Vcc (power suply) yang nilainya selalu 1. Pada kondisi diminta untuk B0=1 yang mana terhubung pada input S, B1=0 pada input R. Berarti pada IC aktif reset, yang mana keluaran nya akan selalu Q= 0 Q'= 1, meskipun input T nya diubah-ubah. Pada rangkaian kaki clock terhubung pada switch B2 karena yang diminta kondisi B2=don't care. Yang mana sebagai sinyal pulsa, untuk mempengaruhi kapan output akan berubah.

3. Video Praktikum [kembali]





 
4. Analisa[kembali]

1. Analisalah hasil yang didapatkan pada percobaan 2, dengan keempat kondisi yang ada pada jurnal! Bagaimana output yang dihasilkan dan jelaskan kenapa bisa outputnya seperti itu! Jelaskan masing-masing kondisinya!
Jawab:
Kondisi 1
Output yang didapatkan adalah 0 dan 1, disebabkan oleh input B1=1 yang terhubung pada S dan B0=0 yang terbubung ke R.
Kondisi 2
Output yang didapatkan Q=1,Q'=0, dikarenakan oleh input B1=0 dan B0=1
Kondisi 3
Output yang didapatkan Q=1,Q'=1, disebabkan oleh input B1=0 dan B0=0
Kondisi 4
Output yang didapatkan Q=toggle dan Q'=toggle, disebabkan oleh input B2=clock, B1=1 dan B0=1

Pada percobaan 2 inputan B1 dan B0 terhubung pada S dan R yang bersifat active low, dimana output hanya akan aktif jika inputannya bernilai 0.

2. Analisalah apa perbedaan antara toggle pada percobaan 1 dengan toggle pada percobaan 2! Kenapa hal ini bisa terjadi? Apa penyebabnya?
Jawab:
Perbedaan toggle pada percobaan 1 dengan toggle pada percobaan 2 terletak pada jika pada percobaan 1, input J K tidak langsung terhubung ke power supply karena terdapat B2 dan B4, sedangkan pada percobaan 2, input J K langsung terhubung ke power supply yang dimana inputannya selalu/pasti 1. Output toggle bisa terjadi karena input berupa clock dan nilai input pada kaki-kaki J,K,S,dan R bernilai 1

5. Link Download [kembali]



Leave a Reply

Subscribe to Posts | Subscribe to Comments

- Copyright © Muhammad Zaky Kurnia - Skyblue - Powered by Blogger - Designed by Johanes Djogan -