[KEMBALI KE MENU SEBELUMNYA]


1. Kondisi [kembali] 
  1. Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=0, B2=1, B3=clock, B4=1, B5=tidak dihubungkan, B6=clock

2. Gambar Rangkaian Simulasi [kembali]









3. Video Simulasi [kembali]





4. Prinsip Kerja Rangkaian [kembali]

Pada rangkaian jk flip flop dapat dilihat pada s (set) dan r (reset) bersifat aktif low yang mana jika input bernilai 0 maka rangkaian akan aktif. Dapat dilihat B= 0 terhubung ke s karena s bersifat aktif low maka output (Q) bernilai 1 dan B0= 1 terhubung ke r bersifat aktif low maka output (Q')  nya bernilai 0. atau ketika sudah mendapat Q kita bisa menentukan Q' yang merupakan kebalikan dari Q

Pada rangkaian d flip flop dapat dilihat pada s (set) dan r (reset) bersifat aktif low. Dapat dilihat B5= tidak terhubung maka dapat diabaikan saja. Untuk s input didapat dari B1=0 maka output (Q) bernilai 1 dan r input didapat dari B0= 1 bersifat aktif low maka output (Q')  nya bernilai 0. atau ketika sudah mendapat Q kita bisa menentukan Q' yang merupakan kebalikan dari Q



5. Link Download [kembali]




Leave a Reply

Subscribe to Posts | Subscribe to Comments

- Copyright © Muhammad Zaky Kurnia - Skyblue - Powered by Blogger - Designed by Johanes Djogan -